MLK-17785 mx7ulp_evk: Update DDR freq to 352.8Mhz for ULP B0
authorYe Li <ye.li@nxp.com>
Tue, 6 Mar 2018 08:19:13 +0000 (00:19 -0800)
committerYe Li <ye.li@nxp.com>
Tue, 13 Mar 2018 07:15:16 +0000 (00:15 -0700)
On i.MX7ULP B0, the DDR clock target is increased from 320Mhz to 380Mhz.
We update DDR clock relevant settings to approach the target. But since the
limitation on LCDIF pix clock for HDMI output
(refer commit dba948539edd4611610d9f1fc3711d1d922262ae), we set DDR clock to
352.8Mhz (25.2Mhz * 14) by using the clock path:

APLL PFD0 -> DDR CLK -> NIC0 -> NIC1 -> LCDIF clock

To reduce the impact to entire system, the NIC0_DIV and NIC1_DIV are kept,
so the divider 14 is calculated as:
14 = (NIC0_DIV + 1) * (NIC1_DIV + 1) * (LCDIF_PCC_DIV + 1)

NIC0_DIV:      1
NIC1_DIV:      0
LCDIF_PCC_DIV: 6

APLL and APLL PFD0 settings:

PFD0 FRAC:  27
APLL MULT:  22
APLL NUM:   1
APLL DENOM: 20

This patch applies the new settings for both DCD and plugin.
There is no DDR script change on this new frequency.
Overnight memtester is passed.

Signed-off-by: Ye Li <ye.li@nxp.com>
Reviewed-by: Peng Fan <peng.fan@nxp.com>
board/freescale/mx7ulp_evk/imximage.cfg
board/freescale/mx7ulp_evk/plugin.S

index ab7c8fe..c1328da 100644 (file)
@@ -47,11 +47,11 @@ DATA 4   0x403e0040 0x01000020
 DATA 4   0x403e0500 0x01000000
 DATA 4   0x403e050c 0x80808080
 DATA 4   0x403e0508 0x00160002
-DATA 4   0x403E0510 0x00000002
-DATA 4   0x403E0514 0x00000005
+DATA 4   0x403E0510 0x00000001
+DATA 4   0x403E0514 0x00000014
 DATA 4   0x403e0500 0x00000001
 CHECK_BITS_SET 4 0x403e0500 0x01000000
-DATA 4   0x403e050c 0x80808020
+DATA 4   0x403e050c 0x8080801B
 CHECK_BITS_SET 4 0x403e050c 0x00000040
 DATA 4   0x403E0030 0x00000001
 DATA 4   0x403e0040 0x11000020
index 81ebcc5..62173b2 100644 (file)
@@ -1,5 +1,6 @@
 /*
  * Copyright (C) 2016 Freescale Semiconductor, Inc.
+ * Copyright 2018 NXP
  *
  * SPDX-License-Identifier:    GPL-2.0+
  */
 
        ldr r3, =0x80808080
        str r3, [r2, #0x50c]
-       ldr r3, =0x00160000
+       ldr r3, =0x00160002
        str r3, [r2, #0x508]
-       ldr r3, =0x00000002
+       ldr r3, =0x00000001
        str r3, [r2, #0x510]
-       ldr r3, =0x00000005
+       ldr r3, =0x00000014
        str r3, [r2, #0x514]
        ldr r3, =0x00000001
        str r3, [r2, #0x500]
@@ -35,7 +36,7 @@ wait1:
        cmp r4, r3
        bne wait1
 
-       ldr r3, =0x80808020
+       ldr r3, =0x8080801B
        str r3, [r2, #0x50c]
 
        ldr r3, =0x00000040